undefined
undefined
+
  • undefined
  • undefined

Virtex UltraScale

Virtex™ UltraScale™ 器件在 20nm 提供最佳性能与集成,包含串行 I/O 带宽和逻辑容量。作为在 20nm 工艺节点的业界仅有高端 FPGA,此系列适合从 400G 网络到大型 ASIC 原型设计/仿真的应用。

隐藏域元素占位

  • 产品优势
  • 产品列表
  • 应用
  • 技术文档
    • 商品名称: Virtex UltraScale
    • 封面图片: portal-saas/new2023042619001663835/cms/image/823da5bb-dc3c-4b18-9708-82d7a47e06ca.jpg

    Virtex™ UltraScale™ 器件在 20nm 提供最佳性能与集成,包含串行 I/O 带宽和逻辑容量。作为在 20nm 工艺节点的业界仅有高端 FPGA,此系列适合从 400G 网络到大型 ASIC 原型设计/仿真的应用。

    Virtex UltraScale

    在20nm 实现最佳性能与集成

     

    Virtex UltraScale 产品优势

    Virtex” UltraScalerm 器件在 20nm 提供最佳性能与集成,包含串行I/0 带宽和逻辑容量。

    作为在 20nm 工艺节点的业界仅有高端 FPGA,此系列适合从400G 网络到大型ASIC 原型设计/仿真的应用。

    价值 特性
    可编程系统集成

    · 多达 5.5M 系统逻辑单元,采用 20nm 工艺,和第2代3D IC

    · 集成式 100G 以太网 MAC 和150G Interlaken 内核

    提升的系统性能

    · 高利用率使速度提升两个等级

    · 30G 收发器: 用于芯片对芯片、芯片对光纤的 28G 背板

    · 功耗减半的 16G 背板收发器

    · 2400Mb/s DDR4 可稳定工作在不同 PVT 条件下

    BOM 成本削减

    · 成本降低达 50%-是Nx100G 系统每端口成本的二分之一

    · VCXO 与 fPLL(分频锁相环)的集成可降低时钟组件成本

    · 中间档速率等级芯片可支持 2400 Mb/s DDR4

    总功耗削减

    · 较之上一代,达 40% 功耗降低

    · 通过 的类似于 ASIC 的时钟实现精细粒度时钟门控功能

    · 增强型系统逻辑单元封装减小动态功耗

    加速设计生产力

    · 与 KintextmUltraScale 器件引脚兼容,可扩展性高

    · 从20nm 平面到16nm FinFET 的无缝引脚迁移

    · 与 Vivadotm Design Suite 协同优化,加快设计收敛

     

  •   XCVU065 XCVU080 XCVU095 XCVU125 XCVU160 XCVU190 XCVU440
    系统逻辑单元 (K) 783 975 1.176 1,567 2.027 2,350 5,541
    DSP slice 600 672 768 1,200 1,560 1,800 2,880
    内存(Mb) 44.3 50.0 60.8 88.6 115.2 132.9 88.6
    GTH 16.3 Gb/s 收发器 20 32 32 40 52 60 48
    GTY 30.5 Gb/s 收发器 20 32 32 40 52 60 0
    I/0 引脚 520 832 832 802 702 702 1.456

           

  • 使用 Virtex UltraScale 探索新的可能

    pic

    计算加速

    数据中心需要优化工作负载,以动态更政各种虚拟化软件应用的吞吐量、时延和功耗需求。Virtex UltraScale+ FPGA 可作为一款可扩展、可重新配置的加速平台,其可针对复杂的工作负载进行优化。Virtex UltraScale+ FPGA 中大量的原始计算能力和 /0 灵活性适合数据中心应用中的计算密集型工作负载。

    5G 基带

    灵活的硬件加速、低时延工作和高速交换功能是 5G 基带的关键。Virtex UltraScale FPGA 可为不断发展的 5G 基础架构提供可扩展的动态解决方案。

    pic
    pic

    有线通信

    多达 128 个电源优化型高读收发器和 Nx100G 网络核心,有助于在小型封装中实现 1Tb 线卡。支持 FEC 和 OTN 模式的集成型 100G以太网 MAC 可为相干光学产品提供高度灵活的接口,以设计稳健的系统。

    雷达

    波束形成和其它雷达功能的结合,可带来巨大的信号处理需求以及在频普竞争环境中的精确跟踪和/或制导。有了 Virtex UltraScale+FPGA,雷达设计人员不必在性能和 SWaP-C 之间做出选择。Virtex UltraScale+ FPGA 可通过增的 DSP 资源、片上内存及高度的连性提供更高的性能。与通用处理器不同,FPGA 可进行重新编程,改变波形和算法,以实现更多的并行处理。

    pic
    pic

    测试和测量

    Virtex UltraScale+ FPGA 拥有海量 DSP 带宽和大量的收发器,可为网络/协议分析仪、信号生成器以及有线通信测试仪提供高性自的数据处理和分析。海量片上嵌入式内存是数据分级和系数表及 FIFO 的理想选择

  • pic

    UltraScale 架构和产品简介

    pic

    UltraScale FPGA 产品选型指南

    pic

    DC 和 AC 开关性能

    pic

    面向高性能、更智能的系统

上一页

下一页